2
关注
1760
浏览

查找表的原理与结构?

您还未登录!暂时最多只可查看 1 条回答

登录! 还没有账号?去注册

LX3345680188 二阶会员 用户来自于: 上海市
2021-12-28 22:22

查找表(look-up-table)简称为LUT,LUT本质上就是一个RAM。目前FPGA中多使用4输入的LUT,所以每一个LUT可以看成一个有 4位地址线的16x1的RAM。

当用户通过原理图或HDL语言描述了一个逻辑电路以后,PLD/FPGA开发软件会自动计算逻辑电路的所有可能的结果,并把结果事先写入RAM,这样,每输入一个信号进行逻辑运算就等于输入一个地址进行查表,找出地址对应的内容,然后输出即可

关于作者

问题动态

发布时间
2021-12-28 22:21
更新时间
2021-12-28 22:22
关注人数
2 人关注

推荐内容

时序设计的实质?
建立时间与保持时间的概念?
用flip-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出carryout和next-stage?
附加约束的作用?
FPGA中可以综合实现为RAM/ROM/CAM的三种资源及其注意事项?
时序约束的概念和基本策略?
锁存器(latch)和触发器(flip-flop)区别?
为什么触发器要满足建立时间和保持时间?
什么是时钟抖动?
IC设计中同步复位与异步复位的区别?